DDR4 SDRAM: 16GBDDR4 ডেটা বিটের প্রতিটি 16 বিট কম্পোজিশন 64 বিট বিটের প্রস্থ
QSPI ফ্ল্যাশ: 1GBQSPIFLASH-এর একটি অংশ, যা FPGA চিপের কনফিগারেশন ফাইল সংরক্ষণ করতে ব্যবহৃত হয়
FPGA ব্যাংক: সামঞ্জস্যযোগ্য 12V, 18V, 2.5V, 3.0V স্তর, যদি আপনার স্তর পরিবর্তন করতে হয় তবে আপনাকে কেবল প্রতিস্থাপন করতে হবে
ইন্টারফেস স্তর: সংশ্লিষ্ট অবস্থান চৌম্বকীয় জপমালা দ্বারা সামঞ্জস্য করা যেতে পারে।
কোর বোর্ড পাওয়ার সাপ্লাই: 5-12V পাওয়ার সাপ্লাই FPGA বর্তমান প্রয়োজনীয়তা মেটাতে T1 চিপ LTM4628 এর মাধ্যমে দুটি পাওয়ার সাপ্লাই তৈরি করে
মূল বোর্ড স্টার্টআপ পদ্ধতি: JTAG, QSPIFLASH
সংযোগকারী টিউব ফুট সংজ্ঞা: 4 উচ্চ গতির এক্সটেনশন, 120 পিন প্যানাসনিক AXK5A2137yg
নীচের প্লেট SFP ইন্টারফেস: 4টি অপটিক্যাল মডিউল উচ্চ গতির অপটিক্যাল ফাইবার যোগাযোগ অর্জন করতে পারে, যার গতি 10GB/s পর্যন্ত
ফেভ প্লেট GXB ঘড়ি: নীচের প্লেটটি GXB ট্রান্সসিভারের জন্য একটি 200MHz রেফারেন্স ঘড়ি প্রদান করে
নীচের প্লেট 40 -সুই এক্সটেনশন: সংরক্ষিত 2 2.54 মিমি স্ট্যান্ডার্ড 40 -পিন এক্সটেনশন J11 এবং J12, যা কোম্পানি দ্বারা ডিজাইন করা মডিউল বা ব্যবহারকারীর নিজের দ্বারা ডিজাইন করা মডিউল ফাংশন সার্কিট সংযোগ করতে ব্যবহৃত হয়
মূল প্লেট ঘড়ি: বোর্ডে একাধিক ঘড়ির উত্স। এর মধ্যে রয়েছে 100MHz সিস্টেম ঘড়ির উৎস
510kba100M000ব্যাগ CMOS ক্রিস্টাল
125MHz ট্রান্সসিভার ডিফারেনশিয়াল ক্লক Sittaid Sit9102 Crystal 300MHz DDR4's বাহ্যিক ডিফারেনশিয়াল ক্লক সোর্স SIT9102 ক্রিস্টাল
JTAG ডিবাগ পোর্ট: MP5652 কোর বোর্ডে একটি 6PIN প্যাচ JTAG ডাউনলোড ডিবাগিং ইন্টারফেস রয়েছে
ব্যবহারকারীদের জন্য আলাদাভাবে FPGA ডিবাগ করতে সুবিধাজনক
সিস্টেম রিসেট: একই সময়ে, বোতামটি পাওয়ার-অন রিসেট সমর্থন করার জন্য গ্লোবাল রিসেট সিগন্যাল MP5652 কোর বোর্ডের সাথে সিস্টেমকেও প্রদান করে। পুরো চিপ রিসেট করা হয়
LED: কোর বোর্ডে 4 টি লাল LED লাইট রয়েছে, যার মধ্যে একটি হল DDR4 রেফারেন্স পাওয়ার ইন্ডিকেটর
বোতাম এবং সুইচ: নীচের প্লেটে 4টি কী রয়েছে, যা J2 সংযোগকারীর সংশ্লিষ্ট পাইপের পায়ের সাথে সংযুক্ত।
সাধারণত উচ্চ স্তর, নিম্ন স্তরে টিপে
Arria-10 GX সিরিজের মূল বৈশিষ্ট্যগুলির মধ্যে রয়েছে: